Lines Matching refs:rMEMP
38 #define rMEMP r6 /* address at which we are storing */ macro
53 mr rMEMP, rMEMP0
61 add rMEMP, rMEMP, rALIGN
66 L(g0): sth rCHR, -2(rMEMP) /* 16th instruction from .align */
73 andi. rALIGN, rMEMP, 0x1C
77 add rMEMP, rMEMP, rALIGN
80 mr rMEMP2, rMEMP
111 add rMEMP, rMEMP, rALIGN
117 L(c3): dcbtst rNEG64, rMEMP
118 stw rCHR, -4(rMEMP)
119 stw rCHR, -8(rMEMP)
120 stw rCHR, -12(rMEMP)
121 stw rCHR, -16(rMEMP)
123 stw rCHR, -20(rMEMP)
124 stw rCHR, -24(rMEMP) /* 56th instruction from .align */
126 stw rCHR, -28(rMEMP)
127 stwu rCHR, -32(rMEMP)
130 stw rCHR, -4(rMEMP)
131 stw rCHR, -8(rMEMP)
132 stw rCHR, -12(rMEMP)
133 stw rCHR, -16(rMEMP) /* 64th instruction from .align */
134 stw rCHR, -20(rMEMP)
136 stw rCHR, -24(rMEMP)
137 stw rCHR, -28(rMEMP)
138 stwu rCHR, -32(rMEMP)
140 add rMEMP, rMEMP, rALIGN
158 dcbz 0, rMEMP
159 addi rMEMP, rMEMP, 0x20
162 dcbz 0, rMEMP
163 dcbz rPOS32, rMEMP
164 addi rMEMP, rMEMP, 0x40 /* 16 */
168 dcbz 0, rMEMP
169 dcbz rPOS32, rMEMP
170 addi rMEMP, rMEMP, 0x80
171 dcbz rNEG64, rMEMP
172 dcbz rNEG32, rMEMP
183 stb rCHR, 0(rMEMP)
186 stb rCHR, 1(rMEMP)
188 stb rCHR, 2(rMEMP)
191 stb rCHR, 3(rMEMP)
199 add rMEMP, rMEMP, rLEN
208 stw rCHR, -4(rMEMP) /* 8th instruction from .align */
209 stw rCHR, -8(rMEMP)
213 stbu rCHR, -1(rMEMP)
216 sthu rCHR, -2(rMEMP)
219 stwu rCHR, -4(rMEMP)
222 stw rCHR, -4(rMEMP)
223 stw rCHR, -8(rMEMP)
224 stw rCHR, -12(rMEMP)
225 stwu rCHR, -16(rMEMP)
229 stw rCHR, -4(rMEMP)
230 stw rCHR, -8(rMEMP)
264 dcbtst 0,rMEMP
269 and. rTMP,rCLM,rMEMP
274 addi rMEMP,rMEMP,32
276 stw rCHR,-32(rMEMP)
277 stw rCHR,-28(rMEMP)
278 stw rCHR,-24(rMEMP)
279 stw rCHR,-20(rMEMP)
280 stw rCHR,-16(rMEMP)
281 stw rCHR,-12(rMEMP)
282 stw rCHR,-8(rMEMP)
283 stw rCHR,-4(rMEMP)
290 dcbz 0,rMEMP
292 add rMEMP,rMEMP,rCLS