Lines Matching refs:SPRN_L2CR
99 mfspr r5,SPRN_L2CR
105 1: mtspr SPRN_L2CR,r3
139 1: mtspr SPRN_L2CR,r5
151 mtspr SPRN_L2CR,r4
156 1: mfspr r3,SPRN_L2CR
163 mtspr SPRN_L2CR,r4
271 mfspr r3,SPRN_L2CR
278 1: mtspr SPRN_L2CR,r0 /* lock the L2 cache */
290 mtspr SPRN_L2CR,r0 /* set the hardware flush bit */
291 3: mfspr r0,SPRN_L2CR /* wait for it to go to 0 */
299 1: mtspr SPRN_L2CR,r3 /* disable the L2 cache */
310 mtspr SPRN_L2CR,r4
313 1: mfspr r4,SPRN_L2CR