Lines Matching refs:MSG
18 #define MSG %xmm5 macro
76 pxor MSG, MSG
111 movq %r9, MSG
120 pslldq $8, MSG
122 pxor T0, MSG
254 movdqa 0x00(SRC), MSG
256 pxor MSG, STATE4
261 movdqa 0x10(SRC), MSG
263 pxor MSG, STATE3
268 movdqa 0x20(SRC), MSG
270 pxor MSG, STATE2
275 movdqa 0x30(SRC), MSG
277 pxor MSG, STATE1
282 movdqa 0x40(SRC), MSG
284 pxor MSG, STATE0
294 movdqu 0x00(SRC), MSG
296 pxor MSG, STATE4
301 movdqu 0x10(SRC), MSG
303 pxor MSG, STATE3
308 movdqu 0x20(SRC), MSG
310 pxor MSG, STATE2
315 movdqu 0x30(SRC), MSG
317 pxor MSG, STATE1
322 movdqu 0x40(SRC), MSG
324 pxor MSG, STATE0
384 movdq\a (\i * 0x10)(SRC), MSG
385 movdqa MSG, T0
394 pxor MSG, \s4
515 movdqa MSG, T0
525 pxor MSG, STATE4
539 movdq\a (\i * 0x10)(SRC), MSG
540 pxor \s1, MSG
541 pxor \s4, MSG
544 pxor T1, MSG
545 movdq\a MSG, (\i * 0x10)(DST)
548 pxor MSG, \s4
669 pxor STATE1, MSG
670 pxor STATE4, MSG
673 pxor T1, MSG
675 movdqa MSG, T0
686 pand T0, MSG
689 pxor MSG, STATE4
717 movq %rdx, MSG
720 pxor T0, MSG
721 psllq $3, MSG /* multiply by 8 (to get bit count) */
723 pxor STATE3, MSG
726 aegis128_update; pxor MSG, STATE4
727 aegis128_update; pxor MSG, STATE3
728 aegis128_update; pxor MSG, STATE2
729 aegis128_update; pxor MSG, STATE1
730 aegis128_update; pxor MSG, STATE0
731 aegis128_update; pxor MSG, STATE4
732 aegis128_update; pxor MSG, STATE3
735 movdqu (%rsi), MSG
737 pxor STATE0, MSG
738 pxor STATE1, MSG
739 pxor STATE2, MSG
740 pxor STATE3, MSG
741 pxor STATE4, MSG
743 movdqu MSG, (%rsi)