Lines Matching refs:u_short
94 u_short tx_free ; /* count of free TxD's */
95 u_short tx_used ; /* count of used TxD's */
107 u_short rx_free ; /* count of free RxD's */
108 u_short rx_used ; /* count of used RxD's */
136 u_short rbc_ram_start ; /* FIFO start address */
137 u_short rbc_ram_end ; /* FIFO size */
138 u_short rx1_fifo_start ; /* rx queue start address */
139 u_short rx1_fifo_size ; /* rx queue size */
140 u_short rx2_fifo_start ; /* rx queue start address */
141 u_short rx2_fifo_size ; /* rx queue size */
142 u_short tx_s_start ; /* sync queue start address */
143 u_short tx_s_size ; /* sync queue size */
144 u_short tx_a0_start ; /* async queue A0 start address */
145 u_short tx_a0_size ; /* async queue A0 size */
146 u_short fifo_config_mode ; /* FIFO configuration mode */
152 u_short mdr2init ; /* mode register 2 init value */
153 u_short mdr3init ; /* mode register 3 init value */
154 u_short frselreg_init ; /* frame selection register init val */
155 u_short rx_mode ; /* address mode broad/multi/promisc */
156 u_short nsa_mode ;
157 u_short rx_prom ;
158 u_short exgpa ;
200 u_short s2u ;
201 u_short s2l ;