Lines Matching refs:r2
153 ldr r2, =DEBUG_UART_RST_BIT
154 str r2, [r1]
157 ands r2, r0, r2
159 str r2, [r1, #4] /* RSTCLR register */
162 ands r2, r0, r2
166 ldr r2, [r1]
168 orr r2, r2, #DEBUG_UART_TX_GPIO_BANK_CLK_EN
169 str r2, [r1]
172 ldr r2, [r1, #GPIO_MODE_OFFSET]
173 bic r2, r2, #(GPIO_MODE_MASK << GPIO_TX_SHIFT)
174 orr r2, r2, #(GPIO_MODE_ALTERNATE << GPIO_TX_SHIFT)
175 str r2, [r1, #GPIO_MODE_OFFSET]
177 ldr r2, [r1, #GPIO_SPEED_OFFSET]
178 bic r2, r2, #(GPIO_SPEED_MASK << GPIO_TX_SHIFT)
179 str r2, [r1, #GPIO_SPEED_OFFSET]
181 ldr r2, [r1, #GPIO_PUPD_OFFSET]
182 bic r2, r2, #(GPIO_PULL_MASK << GPIO_TX_SHIFT)
183 str r2, [r1, #GPIO_PUPD_OFFSET]
186 ldr r2, [r1, #GPIO_AFRH_OFFSET]
187 bic r2, r2, #(GPIO_ALTERNATE_MASK << \
189 orr r2, r2, #(DEBUG_UART_TX_GPIO_ALTERNATE << \
191 str r2, [r1, #GPIO_AFRH_OFFSET]
193 ldr r2, [r1, #GPIO_AFRL_OFFSET]
194 bic r2, r2, #(GPIO_ALTERNATE_MASK << (DEBUG_UART_TX_GPIO_PORT << 2))
195 orr r2, r2, #(DEBUG_UART_TX_GPIO_ALTERNATE << (DEBUG_UART_TX_GPIO_PORT << 2))
196 str r2, [r1, #GPIO_AFRL_OFFSET]
200 mov r2, #DEBUG_UART_TX_CLKSRC
201 str r2, [r1]
203 ldr r2, [r1]
204 orr r2, r2, #DEBUG_UART_TX_EN
205 str r2, [r1]
209 ldr r2, =STM32MP_UART_BAUDRATE