Lines Matching refs:v
50 #define SIUL2_MSCR_DDR_DO_TRIM(v) ((v) & 0xC0000000) argument
56 #define SIUL2_MSCR_DDR_INPUT(v) ((v) & 0x20000000) argument
60 #define SIUL2_MSCR_DDR_SEL(v) ((v) & 0x18000000) argument
64 #define SIUL2_MSCR_DDR_ODT(v) ((v) & 0x07000000) argument
73 #define SIUL2_MSCR_DCYCLE_TRIM(v) ((v) & 0x00C00000) argument
78 #define SIUL2_MSCR_OBE(v) ((v) & 0x00200000) argument
81 #define SIUL2_MSCR_ODE(v) ((v) & 0x00100000) argument
84 #define SIUL2_MSCR_IBE(v) ((v) & 0x00010000) argument
87 #define SIUL2_MSCR_HYS(v) ((v) & 0x00400000) argument
90 #define SIUL2_MSCR_INV(v) ((v) & 0x00020000) argument
93 #define SIUL2_MSCR_PKE(v) ((v) & 0x00010000) argument
96 #define SIUL2_MSCR_SRE(v) ((v) & 0x0000C000) argument
102 #define SIUL2_MSCR_PUE(v) ((v) & 0x00002000) argument
105 #define SIUL2_MSCR_PUS(v) ((v) & 0x00001800) argument
111 #define SIUL2_MSCR_DSE(v) ((v) & 0x00000700) argument
120 #define SIUL2_MSCR_CRPOINT_TRIM(v) ((v) & 0x000000C0) argument
123 #define SIUL2_MSCR_SMC(v) ((v) & 0x00000020) argument
124 #define SIUL2_MSCR_MUX_MODE(v) ((v) & 0x0000000f) argument