Lines Matching refs:dv_reg

22 typedef volatile unsigned int	dv_reg;  typedef
170 dv_reg revid;
171 dv_reg rsvd0[71];
172 dv_reg ptcmd;
173 dv_reg rsvd1;
174 dv_reg ptstat;
175 dv_reg rsvd2[437];
178 dv_reg mdstat[PSC_PSC0_MODULE_ID_CNT];
179 dv_reg rsvd3[112];
180 dv_reg mdctl[PSC_PSC0_MODULE_ID_CNT];
183 dv_reg mdstat[PSC_PSC1_MODULE_ID_CNT];
184 dv_reg rsvd3[96];
185 dv_reg mdctl[PSC_PSC1_MODULE_ID_CNT];
197 dv_reg revid;
198 dv_reg rsvd1[56];
199 dv_reg rstype;
200 dv_reg rsvd2[6];
201 dv_reg pllctl;
202 dv_reg ocsel;
203 dv_reg rsvd3[2];
204 dv_reg pllm;
205 dv_reg prediv;
206 dv_reg plldiv1;
207 dv_reg plldiv2;
208 dv_reg plldiv3;
209 dv_reg oscdiv;
210 dv_reg postdiv;
211 dv_reg rsvd4[3];
212 dv_reg pllcmd;
213 dv_reg pllstat;
214 dv_reg alnctl;
215 dv_reg dchange;
216 dv_reg cken;
217 dv_reg ckstat;
218 dv_reg systat;
219 dv_reg rsvd5[3];
220 dv_reg plldiv4;
221 dv_reg plldiv5;
222 dv_reg plldiv6;
223 dv_reg plldiv7;
224 dv_reg rsvd6[32];
225 dv_reg emucnt0;
226 dv_reg emucnt1;
282 dv_reg revid;
283 dv_reg rsvd[7];
284 dv_reg bootcfg;
285 dv_reg chiprevidr;
286 dv_reg rsvd2[4];
287 dv_reg kick0;
288 dv_reg kick1;
289 dv_reg rsvd1[52];
290 dv_reg mstpri[3];
291 dv_reg rsvd3;
292 dv_reg pinmux[20];
293 dv_reg suspsrc;
294 dv_reg chipsig;
295 dv_reg chipsig_clr;
296 dv_reg cfgchip0;
297 dv_reg cfgchip1;
298 dv_reg cfgchip2;
299 dv_reg cfgchip3;
300 dv_reg cfgchip4;
328 dv_reg vtpio_ctl;
329 dv_reg ddr_slew;
330 dv_reg deepsleep;
331 dv_reg pupd_ena;
332 dv_reg pupd_sel;
333 dv_reg rxactive;
334 dv_reg pwrdwn;
354 dv_reg revid;
355 dv_reg cr;
356 dv_reg dummy0[2];
357 dv_reg ger;
358 dv_reg dummy1[219];
359 dv_reg ecr1;
360 dv_reg ecr2;
361 dv_reg ecr3;
362 dv_reg dummy2[1117];
363 dv_reg hier;
369 dv_reg revid1;
370 dv_reg revid2;
371 dv_reg pwremu_mgmt;
372 dv_reg mdr;