Lines Matching refs:u8
65 u8 rcr;
66 u8 rsr;
93 u8 podr_be; /* 0x00 */
94 u8 podr_cs; /* 0x01 */
95 u8 podr_fbctl; /* 0x02 */
96 u8 podr_i2c; /* 0x03 */
97 u8 rsvd1; /* 0x04 */
98 u8 podr_uart; /* 0x05 */
99 u8 podr_dspi; /* 0x06 */
100 u8 podr_timer; /* 0x07 */
101 u8 podr_lcdctl; /* 0x08 */
102 u8 podr_lcddatah; /* 0x09 */
103 u8 podr_lcddatam; /* 0x0A */
104 u8 podr_lcddatal; /* 0x0B */
107 u8 pddr_be; /* 0x0C */
108 u8 pddr_cs; /* 0x0D */
109 u8 pddr_fbctl; /* 0x0E */
110 u8 pddr_i2c; /* 0x0F */
111 u8 rsvd2; /* 0x10 */
112 u8 pddr_uart; /* 0x11 */
113 u8 pddr_dspi; /* 0x12 */
114 u8 pddr_timer; /* 0x13 */
115 u8 pddr_lcdctl; /* 0x14 */
116 u8 pddr_lcddatah; /* 0x15 */
117 u8 pddr_lcddatam; /* 0x16 */
118 u8 pddr_lcddatal; /* 0x17 */
121 u8 ppdsdr_be; /* 0x18 */
122 u8 ppdsdr_cs; /* 0x19 */
123 u8 ppdsdr_fbctl; /* 0x1A */
124 u8 ppdsdr_i2c; /* 0x1B */
125 u8 rsvd3; /* 0x1C */
126 u8 ppdsdr_uart; /* 0x1D */
127 u8 ppdsdr_dspi; /* 0x1E */
128 u8 ppdsdr_timer; /* 0x1F */
129 u8 ppdsdr_lcdctl; /* 0x20 */
130 u8 ppdsdr_lcddatah; /* 0x21 */
131 u8 ppdsdr_lcddatam; /* 0x22 */
132 u8 ppdsdr_lcddatal; /* 0x23 */
135 u8 pclrr_be; /* 0x24 */
136 u8 pclrr_cs; /* 0x25 */
137 u8 pclrr_fbctl; /* 0x26 */
138 u8 pclrr_i2c; /* 0x27 */
139 u8 rsvd4; /* 0x28 */
140 u8 pclrr_uart; /* 0x29 */
141 u8 pclrr_dspi; /* 0x2A */
142 u8 pclrr_timer; /* 0x2B */
143 u8 pclrr_lcdctl; /* 0x2C */
144 u8 pclrr_lcddatah; /* 0x2D */
145 u8 pclrr_lcddatam; /* 0x2E */
146 u8 pclrr_lcddatal; /* 0x2F */
149 u8 par_be; /* 0x30 */
150 u8 par_cs; /* 0x31 */
151 u8 par_fbctl; /* 0x32 */
152 u8 par_i2c; /* 0x33 */
154 u8 par_dspi; /* 0x36 */
155 u8 par_timer; /* 0x37 */
156 u8 par_lcdctl; /* 0x38 */
157 u8 par_irq; /* 0x39 */
163 u8 mscr_fb; /* 0x44 */
164 u8 mscr_sdram; /* 0x45 */
167 u8 dscr_dspi; /* 0x48 */
168 u8 dscr_timer; /* 0x49 */
169 u8 dscr_i2c; /* 0x4A */
170 u8 dscr_lcd; /* 0x4B */
171 u8 dscr_debug; /* 0x4C */
172 u8 dscr_clkrst; /* 0x4D */
173 u8 dscr_irq; /* 0x4E */
174 u8 dscr_uart; /* 0x4F */
183 u8 resv0[0x100];
211 u8 res1[3]; /* 0x00 - 0x02 */
212 u8 wcr; /* 0x03 wakeup control */
215 u8 res3[3]; /* 0x08 - 0x0A */
216 u8 cwsr; /* 0x0B Core Watchdog Service */
217 u8 res4[2]; /* 0x0C - 0x0D */
218 u8 scmisr; /* 0x0F Interrupt Status */
225 u8 res7; /* 0x04 */
226 u8 cfier; /* 0x05 Core Fault Interrupt Enable */
227 u8 cfloc; /* 0x06 Core Fault Location */
228 u8 cfatr; /* 0x07 Core Fault Attributes */