Lines Matching refs:x

82 #define DRAMADDRW_CFG_COL_ADDR_WIDTH(x)			\  argument
83 (((x) >> 0) & 0x1F)
84 #define DRAMADDRW_CFG_ROW_ADDR_WIDTH(x) \ argument
85 (((x) >> 5) & 0x1F)
86 #define DRAMADDRW_CFG_BANK_ADDR_WIDTH(x) \ argument
87 (((x) >> 10) & 0xF)
88 #define DRAMADDRW_CFG_BANK_GRP_ADDR_WIDTH(x) \ argument
89 (((x) >> 14) & 0x3)
90 #define DRAMADDRW_CFG_CS_ADDR_WIDTH(x) \ argument
91 (((x) >> 16) & 0x7)
93 #define CTRLCFG0_CFG_MEMTYPE(x) \ argument
94 (((x) >> 0) & 0xF)
95 #define CTRLCFG0_CFG_DIMM_TYPE(x) \ argument
96 (((x) >> 4) & 0x7)
97 #define CTRLCFG0_CFG_AC_POS(x) \ argument
98 (((x) >> 7) & 0x3)
99 #define CTRLCFG0_CFG_CTRL_BURST_LEN(x) \ argument
100 (((x) >> 9) & 0x1F)
102 #define CTRLCFG1_CFG_DBC3_BURST_LEN(x) \ argument
103 (((x) >> 0) & 0x1F)
104 #define CTRLCFG1_CFG_ADDR_ORDER(x) \ argument
105 (((x) >> 5) & 0x3)
106 #define CTRLCFG1_CFG_CTRL_EN_ECC(x) \ argument
107 (((x) >> 7) & 0x1)
109 #define DRAMTIMING0_CFG_TCL(x) \ argument
110 (((x) >> 0) & 0x7F)
112 #define CALTIMING0_CFG_ACT_TO_RDWR(x) \ argument
113 (((x) >> 0) & 0x3F)
114 #define CALTIMING0_CFG_ACT_TO_PCH(x) \ argument
115 (((x) >> 6) & 0x3F)
116 #define CALTIMING0_CFG_ACT_TO_ACT(x) \ argument
117 (((x) >> 12) & 0x3F)
118 #define CALTIMING0_CFG_ACT_TO_ACT_DB(x) \ argument
119 (((x) >> 18) & 0x3F)
121 #define CALTIMING1_CFG_RD_TO_RD(x) \ argument
122 (((x) >> 0) & 0x3F)
123 #define CALTIMING1_CFG_RD_TO_RD_DC(x) \ argument
124 (((x) >> 6) & 0x3F)
125 #define CALTIMING1_CFG_RD_TO_RD_DB(x) \ argument
126 (((x) >> 12) & 0x3F)
127 #define CALTIMING1_CFG_RD_TO_WR(x) \ argument
128 (((x) >> 18) & 0x3F)
129 #define CALTIMING1_CFG_RD_TO_WR_DC(x) \ argument
130 (((x) >> 24) & 0x3F)
132 #define CALTIMING2_CFG_RD_TO_WR_DB(x) \ argument
133 (((x) >> 0) & 0x3F)
134 #define CALTIMING2_CFG_RD_TO_WR_PCH(x) \ argument
135 (((x) >> 6) & 0x3F)
136 #define CALTIMING2_CFG_RD_AP_TO_VALID(x) \ argument
137 (((x) >> 12) & 0x3F)
138 #define CALTIMING2_CFG_WR_TO_WR(x) \ argument
139 (((x) >> 18) & 0x3F)
140 #define CALTIMING2_CFG_WR_TO_WR_DC(x) \ argument
141 (((x) >> 24) & 0x3F)
143 #define CALTIMING3_CFG_WR_TO_WR_DB(x) \ argument
144 (((x) >> 0) & 0x3F)
145 #define CALTIMING3_CFG_WR_TO_RD(x) \ argument
146 (((x) >> 6) & 0x3F)
147 #define CALTIMING3_CFG_WR_TO_RD_DC(x) \ argument
148 (((x) >> 12) & 0x3F)
149 #define CALTIMING3_CFG_WR_TO_RD_DB(x) \ argument
150 (((x) >> 18) & 0x3F)
151 #define CALTIMING3_CFG_WR_TO_PCH(x) \ argument
152 (((x) >> 24) & 0x3F)
154 #define CALTIMING4_CFG_WR_AP_TO_VALID(x) \ argument
155 (((x) >> 0) & 0x3F)
156 #define CALTIMING4_CFG_PCH_TO_VALID(x) \ argument
157 (((x) >> 6) & 0x3F)
158 #define CALTIMING4_CFG_PCH_ALL_TO_VALID(x) \ argument
159 (((x) >> 12) & 0x3F)
160 #define CALTIMING4_CFG_ARF_TO_VALID(x) \ argument
161 (((x) >> 18) & 0xFF)
162 #define CALTIMING4_CFG_PDN_TO_VALID(x) \ argument
163 (((x) >> 26) & 0x3F)
165 #define CALTIMING9_CFG_4_ACT_TO_ACT(x) \ argument
166 (((x) >> 0) & 0xFF)