Lines Matching refs:V2M_PA_CS3
26 #define V2M_PA_CS3 0x1c000000 macro
31 #define V2M_SYSREGS (V2M_PA_CS3 + V2M_PERIPH_OFFSET(1))
32 #define V2M_SYSCTL (V2M_PA_CS3 + V2M_PERIPH_OFFSET(2))
33 #define V2M_SERIAL_BUS_PCI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(3))
38 #define V2M_AACI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(4))
39 #define V2M_MMCI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(5))
40 #define V2M_KMI0 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(6))
41 #define V2M_KMI1 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(7))
47 #define V2M_UART0 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(9))
48 #define V2M_UART1 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(10))
49 #define V2M_UART2 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(11))
50 #define V2M_UART3 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(12))
53 #define V2M_WDT (V2M_PA_CS3 + V2M_PERIPH_OFFSET(15))
55 #define V2M_TIMER01 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(17))
56 #define V2M_TIMER23 (V2M_PA_CS3 + V2M_PERIPH_OFFSET(18))
58 #define V2M_SERIAL_BUS_DVI (V2M_PA_CS3 + V2M_PERIPH_OFFSET(22))
59 #define V2M_RTC (V2M_PA_CS3 + V2M_PERIPH_OFFSET(23))
61 #define V2M_CF (V2M_PA_CS3 + V2M_PERIPH_OFFSET(26))
63 #define V2M_CLCD (V2M_PA_CS3 + V2M_PERIPH_OFFSET(31))